## Vivado SoC 软硬件开发流程示例

以及: IC 综合实验3 SoC 实验部分的实验要求

pt27@live.cn

- 使用 Vivado 2019.1
- 本文内容:
  - 1. 创建 Block Design �
  - 2. 生成 HDL、bitstream 以及导出硬件 🗗
  - 3. Xilinx SDK 的使用 ❸
  - 4. SoC 实验部分的实验要求 ❸

- 1. 创建 Vivado 项目(略)
- 2. 创建 Block Design







#### 添加电路模块的方法:

单击 "+",搜索模块的名字,添加模块





如图,添加 MicroBlaze 核





右键单击空白处(或者 Ctrl + K)添加端口,如图,添加时钟端口,设置频率为 50 MHz



- 点击 "Run Block Automation", 配置 MicroBlaze Core
- 点击 "Run Connection Automation", 自动生成复位引脚"reset\_rtl\_0"



添加 AXI Uartlite 模块,使用默认配置



#### Block Design 总体框图

#### 导出可综合 HDL





生成可以综合的 HDL, 生成的是 Verilog 代码, 这个代码用于综合生成电路。

### 编写约束文件

#### 生成的文件:

design\_1\_wrapper.v

```
10 `timescale 1 ps / 1 ps
11
12 module design 1 wrapper
      (clk_50M,
13
14
     reset rtl 0,
     uart rtl 0 rxd,
15
      uart rtl 0 txd);
     input clk 50M;
17
     input reset rtl 0;
18
     input uart rtl 0 rxd;
19
     output uart rtl 0 txd;
20
21
22
     wire clk 50M;
     wire reset rtl 0;
23
     wire uart rtl 0 rxd;
24
     wire uart rtl 0 txd;
25
27
     design_1 design_1_i
          (.clk 50M(clk 50M),
           .reset_rtl_0(reset_rtl_0),
29
           .uart_rtl_0_rxd(uart_rtl_0_rxd),
           .uart_rtl 0 txd(uart_rtl 0 txd));
32 endmodule
```

#### 对应的约束文件内容:

约束文件编写好后,就可以生成 bitstream (XSDK 会用到)。

### 导出文件、启动 XSDK

#### 导出硬件

菜单栏:

File

> Export

> Export Hardware



#### 启动 XSDK

菜单栏:

File

> Launch SDK

#### Xilinx SDK UI 概览



导出的文件实际上是 "system.hdf", XSDK 打开这个文件,可以得到各个电路模块的地址分配情况(这与 Vivado Block Design 的 Adress Editor 一致, 前文没有叙述)

### 创建 APP 项目

#### 菜单栏: File > New > Application Project







### 为 APP 项目添加源文件





#### 添加源文件

#### uart echo.c

```
1 // encoding=GB2312 (XSDK in Windows platform)
                                                                   52
                                                                   53
                                                                                 if(ch[index] == '\0') // End of a string
2 // UART 示例程序
                                                                   54
3 // 作者: Pt.
                                                                   55
                                                                                    hreak.
4 // 2020/11/05
                                                                   56
5 // 硬件平台: MicroBlaze + AXI UART Lite (无中断)
                                                                   57
                                                                                 *(u32 *)(UART TX FIFO) = ch[index];
6 // IDE: Xilinx SDK
                                                                             else
  // 使用 Xilinx SDK Terminal, putty 等串口调试程序,返回输入的字符串
                                                                   61
                                                                   62
                                                                             // 等待发送 FIFO 不为满,避免数据被覆盖
10 // 本示例程序通过 CR 或 LF 判断输入结束
                                                                   63
11
12 // 推荐使用 putty 或者 xshell,这类程序在发送字符串后会在其后加上CRLF,
13 // 可以实现类似命令行的效果
                                                                   67 // 通过 UART 获取字符串
15 // Linux 下可以使用 screen、minicom 等程序
                                                                   68 // 需要给定字符数组的地址和获取的字节数
16
                                                                   69 void uart gets(char * buff, int numBytes)
17 // Xilinx SDK 支持把 stdin 和 stdout 定向到 UART,但是此程序旨在演示
                                                                   70 {
                                                                   71
18 // 如何使用 C 语言操作设备,因此此程序不使用 stdio.h 可以看出,
                                                                         int index = 0;
                                                                   72
                                                                         while(index < numBytes)</pre>
19 // MicroBlaze 对设备的操作本质上是对相应地址的读和写
                                                                             if(((*(u32 *)(UART STAT))&UART RX VALID MASK))
21 // 字符串操作
22 #include <string.h>
                                                                                 buff[index] = *(u32 *)(UART RX FIFO);
23
                                                                   77
                                                                                 if(buff[index] == '\n' || buff[index] == '\r')
24 // XSDK 生成的宏,可以快速找到设备的地址(按住 CTRL 可打开)
                                                                   78
25 #include <xparameters.h>
                                                                   79
                                                                                    buff[index] = '\0';
                                                                                    break:
27 // XSDK 定义的宏, u32 由其定义
                                                                                 index ++;
28 #include <xil types.h>
                                                                   83
                                                                             else
30 #define UART RX FIFO XPAR AXI UARTLITE O BASEADDR
31 #define UART TX FIFO
                        XPAR AXI UARTLITE 0 BASEADDR + 0x00000004
                                                                   86
                         XPAR AXI UARTLITE 0 BASEADDR + 0x00000008
                                                                                 // 等待输入
32 #define UART STAT
33 #define UART CTRL
                         XPAR AXI UARTLITE 0 BASEADDR + 0x0000000c
                                                                   87
34
                                                                   89 }
35 // 根据文档 AXI UART Lite v2.0 (PG142)编写下面的掩码,
36 // 通过掩码可以操作对应的寄存器的位
                                                                   91 int main()
37 #define UART TX FULL MASK
                                0x00000008
38 #define UART TX EMPTY MASK
                               0x00000004
                                                                         uart puts("\n*** UART demo: echo server ***\n");
39 #define UART RX FULL MASK
                            0x00000002
                                                                         char rx buff[50] = \{0\};
40 #define UART RX VALID MASK
                              0x0000001
                                                                         char tx buff[50] = \{0\};
41 #define UART RX CLEAR MASK
                                0x00000002
                                                                   96
                                                                         while(1)
42 #define UART TX CLEAR MASK
                                0x00000001
                                                                   97
43
                                                                   98
                                                                             uart puts("\nIn: ");
44 // 通过 UART 打印字符串
                                                                             uart gets (rx buff, 50);
^{45} // 注意,粗略地限制了 128 个字符,因此如果没有 ^{0} , 字符数组的打印可能出现异常。
                                                                             strcpy(tx buff, "\nOut: ");
                                                                   100
                                                                             strcat(tx buff, rx buff);
46 void uart puts (char * ch)
                                                                   101
                                                                   102
                                                                             uart puts (tx buff);
47 {
                                                                   103
                                                                             uart puts("\n");
48
      int index = 0;
                                                                   104
49
      while (index < 128)
                                                                         return 0;
50
          if(((*(u32 *)(UART_STAT))&UART_TX FULL MASK) == 0)
```

#### 运行 APP



当源文件被保存后,程序被自动编译。然后,如图,打开 "Run Configurations",双击"Xilinx C/C++ application (System Debugger)",新建一个配置。因为之前导出硬件时包含了 bitstream,因此可以在配置中设置中勾选"Program FPGA"。

## 配置 putty

PuTTY 是一个Telnet、SSH、rlogin、纯TCP以及串行接口连接软件。(百度百科)为了使 putty 作为带有交互能力的串口终端,需要以下配置:



1. 打开 Windows 的设备管理器,找到被使用的串口



3. 使 putty 具有交互能力



2. 选择Serial, 波特率符合 Block Design 时 Uartlite 模块的配置



4. 其它参数也符合 Block Design 时 Uartlite 模块的配置

# APP 运行结果



如图所示, 电路通过 UART 接收数据并把数据传回。

#### IC 综合实验3 - SoC 实验 - 实验要求

- 1. 学习 Xilinx Vivado 平台 SoC 开发的流程;
- 2. 使用 MicroBlaze 核搭建 SoC 平台,并使用 UART 实现输入输出(即此教程之内容);
- 3. 结合之前的实验,实现软件方式控制之前的实验设计的电路(举个例子:通过数码管显示UART的输入)